FPGA内全数字延时锁相环的设计

被引量 : 0次 | 上传用户:liedh123
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。本设计采用TSMC 0.18μm CMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200mW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
其他文献
本文运用技术经济分析方法对太原市城市绿地的社会经济影响进行了评价,力图为太原市今后的城市绿地系统建设提供借鉴和经验。目前太原市以及我国的城市绿地系统评价,大多是片
目的:观察中和汤治疗腹泻型肠易激综合征的临床疗效。方法:采用非盲法随机对照设计将62例患者随机分为两组,分别为中药治疗组和西药对照组各31例。结果:总有效率治疗组为87.1
影响宏观税负的因素分为两个方面:有些因素对宏观税负水平起决定性作用,其中包括生产力发展水平、政府职能范围和非税收入规模,宏观税负只能适应这些因素的变化进行调整;另外还有
背景老年性白内障(Senile cataract)亦可称为年龄相关性白内障(Age-related cataract)是最常见的白内障类型,且是我国第一位的致盲性眼病,白内障超声乳化联合人工晶体植入术
目的:观察益气活血复方治疗经皮冠状动脉腔内成形术(PTCA)后的临床疗效及术后再狭窄情况。方法:将40例PTCA成功的冠心病患者,随机分为治疗组20例、对照组20例。对照组以西药
猪肺炎支原体的培养和保存张顺凤(浙江农技师专)刘奎(宁波市医科所)猪肺炎支原体的培养支原体是一种微小原核生物,无细胞壁,可在人工培养基上生长,形成小苗落。引起猪气喘病的病原体
目的:研制一种带预警装置的椎弓根螺锥,在胸腰椎(T8~L5)椎弓根系统内固定钉道准备过程中,螺锥误入椎管或穿透椎骨之前可提供实时自动报警,提示术者改变方向,避免损伤重要神经、
随着Internet的发展和应用的日益广泛,现在的IPv4地址面临很快被耗尽。IPv6作为下一代互连网络协议,已经开始有计划、有步骤的部署,逐渐取代现阶段在Internet中广泛应用的IPv
达尔富尔危机是苏丹达尔富尔地区因环境恶化、民族矛盾等原因引发的族际间、政府与反政府组织之间的冲突问题。2003年冲突逐步升级,造成约几十万人死亡,数百万人流离失所,被
目的探讨低龄早期乳腺癌患者临床病理特征及预后生存情况,为临床诊疗提供参考意见。方法选取我院2007年1月至2010年1月所收治早期乳腺癌术后患者201例,按年龄将其分为三组,其