VirtexⅡ FPGA测试技术研究

来源 :电子科技大学 | 被引量 : 0次 | 上传用户:qq854513342
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着现场可编程门阵列(FPGA)的广泛应用与发展,生产测试越来越被重视。FPGA具有可编程特性和掉电后丢失的特点,需要设计数百个测试向量和测试配置对其进行全面的内部资源的测试,以保证芯片的可靠性。  论文首先介绍了Virtex II系列FPGA的可编程逻辑块(CLB)结构和特性以及配置模式和配置顺序。深入研究了CLB的基本结构,采用了“分治法”和“一维阵列法”对CLB的测试进行了探索性的测试方法与理论的研究。  完成了对Virtex II系列FPGA的CLB的测试,主要基于“分治法”对可配置逻辑块的查找表(LUT)模式、分布式RAM、触发器等进行了划分,以一维阵列法为基础,分别完成了测试配置和测试向量,以较少的测试编程次数和IO占用完成了CLB资源的测试。  开发了FPGA实测的软硬件协同平台。系统使用USB下载线下传配置码流文件到指定的FLASH阵列的存储空间,并且可以实现对待测FPGA进行配置和配置码流的回读验证。进行FPGA测试时,可以通过JTAG在线测试系统进行测试向量的生成与测试。论文给出了系统设计流程与硬件实现,对测试板和配置板的控制逻辑给出了实现方法。基于该平台,成功完成了对Virtex II系列FPGA中CLB资源的实测。
其他文献
现今的物理,工程和社会体系等系统普遍存在高维数、非线性以及相互关联交互的特性,实现这些复杂系统的分析与控制是困难的。大系统理论的出现,通过利用系统结构信息,可有效的克服