论文部分内容阅读
本文主要研究DVB-S接收系统的算法和系统设计(系统架构设计和算法验证)、RTL设计和验证、FPGA原型验证以及逻辑综合、静态时序分析、后端Floorplan、P&R等工作,主要负责包括Reed-Solomon解码器、Viterbi解码器、载波恢复环路等模块的设计实现和整个数字系统的仿真调试及FPGA原型验证,以及后端基于SOC-Encounter设计平台的物理综合流程。
本文第一章介绍了数字电视的发展概况和主要标准;第二章和第三章分别介绍了前向纠错解码中的两个主要模块:RS解码和Viterbi解码;第四章介绍FEC解码部分其余各个模块的算法原理和RTL实现;第五章讨论了数字解调部分的各个模块的算法原理和RTL实现,并侧重介绍了整个系统的模型建立和验证平台;第六章介绍了整个数字系统的FPGA原型验证;第七章详细讨论了前后端融合的物理综合流程以及和其紧密结合的静态验证技术,最后给出了基于SOC-Encounter设计平台的DVB-S接收系统的部分版图并加以分析。