论文部分内容阅读
随着通信技术、无线传感网技术、微电子技术的飞快发展和日趋成熟,低速短距离无线通信网络具有广阔的应用前景,设计低速短距离无线通信芯片具有重要的意义。 论文从低速短距离无线通信芯片的应用出发,设计低速短距离无线通信芯片的数字基带电路。论文分析了短距离无线通信技术的应用背景、研究现状、现有的调制解调技术及其它关键电路,确定本文的调制解调技术及具体实现方案,FSK/GFSK基带收发机可实现码率在1.2kbps~307.2kbps间变化。在此基础上,确定FSK/GFSK基带收发机的具体电路和参数,并对关键电路完成优化设计和仿真,包括优化高斯滤波器电路、改进数字下变频电路、优化低通滤波器电路、简化直接鉴相解调电路。根据具体电路和参数,对关键电路进行RTL设计和仿真,将RTL整合成完整的基带收发机,并完成系统的RTL仿真。 最后,完成FPGA验证与测试,基带收发机的FPGA验证均正确,FPGA测试时所有码率下基带发射机发送的信号均可通过矢量信号分析器用2FSK正确解调,所有码率下发送信号的均方根误差均在0.1168%以内,基带接收机的误码率均在0.1%以内。完成芯片的物理实现,完成芯片测试,芯片测试结果表明芯片基带发射机功能正确,不同码率不同参数配置下,发送信号均可通过矢量信号分析器用2FSK正确解调,发射信号的均方根误差均在5%以内;芯片接收机功能正确,在不同码率不同参数配置下均可正确解调基带发射机发送的数据,所有码率下误码率均在0.1%以内,满足设计要求。