论文部分内容阅读
数据通信技术和微电子技术在商业上的成功应用,使得电子产品市场的竞争日益激烈。迫切要求缩短电子产品设计的开发周期,按照市场的需求设计出以高可靠性、低造价、功能强的高性能电子产品。近年来,FPGA器件是通信技术产业的应用热点,VHDL更是普遍使用的硬件设计语言标准。两者的结合适应了技术和市场的需求。
论文的重点是实现HDLC协议控制器的设计,结果表明,设计实现了对链路协议的转发,能够解决专用芯片存储容量小的问题。在研究和分析了HDLC数据链路协议基础上,对HDLC协议功能设计采用的是从上到下的设计思想,根据所要求的功能设计出顶层的原理框图,由若干个功能模块组成,再把各个模块细化为子模块。
全部设计采用VHDL语言进行描述,最后在3.0版QuartusⅡ开发工具上进行了综合并在FPGA上得以实现,通过采用分块处理的方法使得各个模块的设计简单灵活、易于修改,适合中小批量通信产品的设计开发。
论文主要是从HDLC协议、FPGA器件、VHDL语言和Quartus开发工具四个方面展开的。前三章对相关的知识作了必要的介绍和分析:重点部分在第四章,从应用角度详细地介绍了设计期间所做的各个功能模块的VHDL设计思想,每个功能模块都经过功能和时序仿真,可以引用作为其它应用实体的元件。
论文的设计无论是对数字电路设计人员、大规模专用集成电路设计人员、还是一般技术人员、都有很好的参考价值。