论文部分内容阅读
高分辨率示波器正逐渐成为电子测试仪器中一个非常重要的组成部分,它比普通示波器有着更高的测量精度,能够更好的观察信号的细节,有着更高的信噪比。JESD204B串行传输协议是近几年在模数转换器(ADC)中发展起来的协议,它比传统的并行传输有着巨大的优势,在高分辨率ADC中它的优势更加明显。时间交替采样ADC(TIADC)是常用的提高采样率的有效手段,但是在JESD204B这种新兴的串行传输协议下的时间交替采样系统却研究的很少,甚至国内还没有相关的报道。论文研究设计高分辨率示波器的数据采集与处理模块,主要研究内容如下:(1)研究JESD204B串行传输协议下的TIADC系统。深入剖析了JESD204B串行传输协议,分析了它比传统的并行传输的具有的优势,研究JESD204B协议构成稳定的TIADC系统的条件,从系统时钟、ADC和FPGA接收端研究如何实现JESD204B协议下的TIADC系统。(2)研究TIADC系统中的误差校正。分析TIADC系统中的误差模型,提出了数理统计和频谱分析的TIADC误差估计方法,在比较数字后校正的几种方案后在FPGA中高效的实现了用于校正时间误差的FIR滤波器。(3)研究高分辨率示波器中用于提高波形捕获率的三维映射模块。分析了并行架构的示波器系统,比较了高分辨率示波器与普通示波器三维映射模块的差异,实现了高分辨率示波器中的三维映射。试验和测试表明,本文实现了JESD204B串行传输协议下的TIADC系统,采样率达到了5GSPS,垂直分辨率为12位,经过对TIADC系统的偏置、增益和时间误差的校正使有效位数达到了8.85位。三维映射架构使得高分辨率示波器的波形捕获率达到80,000wfms/s。