论文部分内容阅读
本文设计了一种基于DSP的视频采集压缩系统,该系统采用了PHILIP公司的视频A/D芯片SAA7113H,将模拟视频信号转换成数字信号,同时CPLD控制将数据流写入DSP进行压缩处理。最后将压缩过的数据流再经过RS-232总线传入PC机,由PC机完成视频解码。文中详细介绍了系统的总体设计思路和具体的软硬件设计工作。系统中采用复杂的可编程逻辑器件CPLD模拟I2C总线,实现了对视频采集芯片SAA7113H的初始化配置;并基于CPLD设计出视频采集控制器和帧存控制器,实现了视频采集信号存储和图像后续处理的并行操作的逻辑控制;压缩算法采用JPEG算法,DSP与PC机通过UART口进行数据传输。这种设计使得系统集图像的采集、压缩、通信控制于一体,体积小,操作简便,适合于移动工作,且功能容易扩展。