论文部分内容阅读
随着电子通信技术的不断发展,通信系统对于射频接收机的要求不断提高。而模数转换器作为连接射频模拟模块与数字模块之间的桥梁,其性能直接影响了射频接收机的整体性能。一个优异的模拟数字转换器甚至可以简化射频接收机的整体结构。连续时间带通AE模数转换器能够在带内整形噪声,达到较高的动态范围,同时具有一定的滤波效果,近年来逐渐成为射频接收机中模数转换器研究的热点。论文综述了连续时间带通△∑模数转换器的国内外发展现状,结合实际应用场景,确定了设计指标。介绍了△∑调制器的基本原理、离散时间和连续时间调制器特点,总结了从离散转换到连续的方法以及利用复数滤波器结构设计复数带通△∑调制器的方法。确定使用5阶1.5位量化的结构,采用前馈方式,同时运用局部反馈优化零点位置,使用冲激响应不变法,将得到的离散时间的结构参数转换到连续时间域,通过正交回路引入复数极点,达到带通整形效果的,同时避免了多个正交回路的需求,降低了系统功耗;在连续时间域中进行系统仿真验证后,进行了具体的电路设计。第一级采用有源RC积分器结构,而后级积分器采用Gm-C的积分器结构,第一级积分器中的跨导放大器采用单级折叠共源共栅增益级的结构,输入管偏置在亚阈值区,减小了三阶交调量的产生,后级积分器采用主从Gm偏置结构调谐,提高Gm单元的线性度,采用1.5位量化器,通过缩放量化器增益系数减少前馈系数,达到低功耗设计要求,反馈DAC采用归零电流舵结构,并采用随机序列对反馈DAC元件进行校正。论文基于SMIC 0.18μm工艺,设计了连续时间复数带通△∑调制器的电路和版图。电源电压为1.8V,采样频率为26MHz,中心频率700KHz,双边信号带宽812.5KHz。流片之后,芯片测试结果显示在输入信号幅值-4.35dB满刻度时,SNR达到了59.2dB, SFDR为64.8dB。△∑调制器动态范围约为63dB,1, Q两路调制器的功耗近2.3mW,满足了设计要求。