论文部分内容阅读
本论文的研究内容是用CMOS工艺实现的、适用于2G/3G移动通信终端的多模多带可配置射频接收机。接收机采用窄带多模的总体架构,由三路独立的射频通道分别支持WCDMA Band I (IMT 2100)、GSM High-Band (1800/1900)和GSM Low-band(850/900)频带,实现双模多带兼容。WCDMA采用零中频架构,GSM为数字低中频架构。模拟基带、ADC和数字前端可通过寄存器配置在两个模式间共享。射频接收机与频综、发送机、ADC/DAC和数字前端单片集成。本文提出了一种基于SNR计算的级联链路分析方法,重点针对SAW-less WCDMA标准进行系统设计。在综合考虑增益、噪声、线性度、频率选择性、ADC动态范围和抗阻塞信号干扰能力等性能的基础上得到接收机模块电路的设计指标。并利用行为级系统仿真工具对难以理论计算的问题如调制信号的交调和互调失真等问题进行验证。系统设计部分还阐述了收发机单片集成过程中的噪声祸合机制和相应的规划方法与隔离技术。本文研究了接收机关键模块的电路级设计技术。LNA设计过程中考虑了输入端寄生效应对性能的影响,并提出了相应的优化方法。对电流模式无源混频器的工作原理进行深入研究,根据它的输入输出阻抗变换特点提出将低噪声跨导放大器、电流模式无源混频器和跨阻放大器作为一个整体进行设计优化,相比传统以电压模式级联的射频前端能获得更好的噪声和线性度性能。混频器采用25%占空比的本振信号驱动提高性能并消除正交混频器的I/Q串扰。对影响零中频接收机性能的直流失调和二阶交调的产生机制进行分析,并设计了数字辅助的直流失调和IP2校准电路。论文按国际标准设计并实现了两版射频接收机芯片,经0.13um RF CMOS工艺流片验证各项性能指标达到设计目标。接收机通道在各个频段实现输入阻抗匹配,最大增益>74dB,噪声系数5dB,带内IIP3为-6dBm,IIP2经校准超过+65dBm。WCDMA标准参考信号的BER测试得到接收机灵敏度为-109 dBm。射频接收机功耗WCDMA模式下为120mW, GSM模式下为70mW,电源电压1.5V。全集成收发机芯片面积5.1×5.8mm2。