论文部分内容阅读
基于FPGA的可重构系统的出现引发了数字逻辑样式的变革,它节省了硬件开支,并提供了真正意义上的通用硬件。嵌入式系统中可重构技术有着广泛应用。论文实际设计了一款可重构的嵌入式系统平台(RESP),它能够实现一般的嵌入式系统应用而且能够针对某些特殊应用的需要实现系统的可重构逻辑。论文在完成平台的硬件设计的基础上主要介绍了平台软件系统的完整开发过程。论文以μC/OSII为基础构建实用的嵌入式RTOS为主线,首先分析了μC/OSII实时内核工作的基本原理并在此基础上讨论了如何使其在具体处理器上成功运行,然后针对可重构的嵌入式系统平台的实际外围设备对μC/OSII实时内核进行了操作系统级的扩展:编写设备驱动程序、建立文件系统、移植网络协议栈、开发简单的人机交互界面等,最后在μC/OSII上实现了平台部分可重构逻辑任务。