论文部分内容阅读
本文研究内容源自科研课题“短波选频与建链技术研究”,为了室内测试与评估此课题中选频与建链系统,此前设计出了基于WinCE的多路短波综合模拟设备软件。经过实际室内测试,基于WinCE的解决方案实时性达不到要求,系统时延导致此设备无法适应高速数据传输,有必要重新设计一套短波综合模拟系统,ARMCortex M3处理器常应用于具有较高实时性要求的系统,基于ARM的短波综合模拟设备在此背景下得以提出。本文对基于ARM的短波综合模拟设备进行了系统性的研究,所取得的主要研究成果为:1.对基于ARM的短波模拟设备方案的可行性进行了分析研究。结合模拟设备的设计需求,给出了基于WinCE的多路设计方案,分析了此方案的应用范围。通过实际测试也验证了基于WinCE方案的局限性,由此引出了基于ARM的裸机开发方案,并就ARM Cortex M3现有的硬件资源详细分析了实现的可能性。2.对基于ARM的短波模拟设备的设计方案进行了研究。结合模拟设备的设计需求与ARM Cortex M3的硬件资源,设计出了基于ARM方案的硬件、软件框架结构。根据模拟设备要实现的功能,设计出了软件结构的各个部分,包括参数设置及初始化部分、收发串口及指令交互部分、信道控制部分。根据硬件、软件模块的设计方案,介绍了实现此方案所用到的关键技术。3.对基于ARM的短波模拟设备的软件实现进行了研究。结合基于ARM方案的设计,最终实现了此方案的核心部分-信道控制部分(包括信道通断控制部分和音频加噪部分)。最后,采用信道通断测试、噪声输出测试和过采样测试等实验手段进行了合理性与逻辑性的测试,实测结果验证了基于ARM方案的信道模拟功能的可行性和有效性。