论文部分内容阅读
宽带数字阵列雷达是采用宽带信号波形、发射和接收都使用数字技术和波束形成技术的阵列天线雷达。其相对于传统相控阵来说,具有巨大的优势:易于实现超低副瓣,大的动态范围,波束扫描速度快,可同时多波束等。然而宽带数字阵列雷达阵列通道中的模拟器件及其构成的电路特性的差异会使多个发射通道和接收通道产生随频率变化的幅度和相位特性的不一致,即通道失配。通道失配会严重影响宽带数字阵列雷达所具有的优越性能。本论文针对这一问题,分析了通道失配对雷达性能的影响,重点研究了宽带数字阵列雷达中的补偿通道失配的通道均衡技术。首先从理论上推导了通道失配对数字波束形成以及脉冲压缩的影响。给出了FIR扰动模型,并通过仿真实验表明,不论是通道幅度失配,相位失配或者幅度相位均失配,通道失配对低旁瓣波束形成影响都非常大。工程上,为了得到低旁瓣波束需要精确地控制雷达通道在整个波形带宽内的频率响应。然后研究了通道均衡的时域算法和频域算法。通道均衡的时域算法是基于维纳滤波理论和最小二乘理论,文中给出了时域均衡的基本算法,并基于给出的IIR零极点扰动模型进行了仿真。本论文重点讨论了通道均衡频域算法,并对基本算法作了适当的修正即采用加权的最小二乘拟合法,并且把参考通道幅度响应作为加权矩阵的对角元素,获得了更好的均衡性能。此外,还详细分析了通道频率响应的失配程度、校正信号信噪比、均衡器抽头数、带宽时间延迟积、FFT点数M等因素对均衡器性能的影响,为以后的工程实现提供了理论基础。为了满足工程应用上计算复杂性和性能之间的折中,我们考虑在一定的条件下,用传统的窄带校正的方法来替代均衡。通过仿真实验,可以看出在对带宽、通道失配程度、BT值有一定约束时,以校正来代替均衡能够在减小计算量的情况下取得良好的性能。最后,给出了通道均衡器在数字阵列雷达中的实现方案以及接收通道和发射通道的均衡器实现框图和流程。由于均衡器是复数的FIR滤波器。但是FPGA中只能实现实数FIR滤波器,因此在结构上,可以用四个FIR实数滤波器等效一个复数FIR滤波器。FIR滤波器的主要组成模块是乘/加单元(MAC),如果按照直观结构构造乘法器和系数寄存器来实现会占用大量的逻辑资源,显然不可取。因此考虑用分布式算法以利用FPGA高并行度的结构特点,同时利用整数最优表示法与离散化方法来对FIR滤波器的二进制系数作优化,在保证运算速度的前提下,进一步降低逻辑资源的消耗。