论文部分内容阅读
简要介绍了基于现场可编程门阵列(FPGA)及直接频率合成信号发生器(DDS)技术的信号发生器设计和实现。该设纠采用CycloneⅡ系列器件EP2C8Q208C8实现DDS波形产生电路、D/A转换器控制及与ARM接口等功能,用先进精简指令单片机(ARM)STM32F103进行频率控制字、相位控制字,频率输出显示等控制。由于FPGA的晶振是50MHz,经过增强型锁相环(PLL)后采样频率可达到250MHz,通过14位400MSPS的高速数模转换器(DAC)和7阶椭圆低通滤波器,最终输出的正弦波最大频率可达到7