基于模块级流水和并行处理的CAVLC编码器实现

来源 :航空电子技术 | 被引量 : 0次 | 上传用户:lyang1990x
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于上下文的自适应变长编码(CAVLC)是高清视频压缩标准H.264的关键模块。CAVLC编码器设计的优劣直接影响系统实时性。本文设计的编码器整体采用模块级流水线架构,关键子模块内部采用并行处理,提高了实时性。设计在Xilinx公司的xc5vlx330t芯片上实现,综合后时钟频率可达222MHz。视频数据的实际测试显示,编码器可满足系统实时性需求。
其他文献
为了提高动力总成悬置系统的隔振性能,达到设计可行域内的全局最优解,以满足整车NVH性能的要求,在动力总 成曲轴坐标系下建立了发动机悬置系统6 自由度模型.以动力总成垂向和
<正>~~
期刊