基于FPGA的神经元自适应PID控制器设计

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:fishsun26
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文提出了一种用FPGA实现神经元自适应PID控制器的方案,采用modelsim 5.6d进行仿真验证并在Synplify Pro 7.1平台上进行综合,结果表明该方案具有运算速度快、精度高和易于实现的特点.
其他文献
本文设计并实现了基于2.4GHz ISM频段射频收发芯片nRF2401的计算机短距离无线数据采集系统。该系统采用PC作为系统控制中心,以C8051F021单片机为核心构成数据采集传送的前端,并
目前,电信运营商面临的最大难题就是如何提高ARPU值(每用户平均收入),为了实现这一目标,他们必须采取诸多措施,如提供新型服务与多种服务组合;利用单个整合的IP网络降低投资和运营支
本文介绍了基于IEEE 802.11WLAN的安全机制,分析了有线等效保密协议(WEP)的工作原理及存在的安全漏洞,并对802.11i安全协议进行了详细的阐述.
本文首先分析了采样时钟抖动对ADC信噪比性能的影响,然后指出产生时种抖动的原因,最后给出了两种实用的低抖动采样时钟产生方案:基于低相位噪声VCO(压控振荡器)的可变采样时