切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
期刊论文
单片微机在助飞干扰器加速度测试中的应用
单片微机在助飞干扰器加速度测试中的应用
来源 :微处理机 | 被引量 : 0次 | 上传用户:andrea815
【摘 要】
:
介绍了利用单片微型计算机设计助飞干扰器加速度测试装置的基本原理,并详细讨论了主要硬件电路和软件的设计方法。实验结果表明,该加速度测试装置具有体积小,可靠性高,抗冲击能力
【作 者】
:
张重雄
张先萌
【机 构】
:
南京理工大学421教研室
【出 处】
:
微处理机
【发表日期】
:
1999年4期
【关键词】
:
单片机
干扰器
加速度
自动测试
single chip computer
Jamming
acceleration
autotest
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了利用单片微型计算机设计助飞干扰器加速度测试装置的基本原理,并详细讨论了主要硬件电路和软件的设计方法。实验结果表明,该加速度测试装置具有体积小,可靠性高,抗冲击能力强的特点,测量精度优于±10%。
其他文献
负载均衡算法在J2EE中的研究与应用
研究了在J2EE架构下的负载均衡算法,并且在加权最少连接调度算法的基础上进行了改进,根据源IP地址和加权最少连接调度算法分配相应的服务器。
期刊
加权最小连接
J2EE架构
负载均衡
Weighted Least - Connection
J2EE architecture
Load--Balanc
混合纠错在CAPS数据采集系统中的应用
分析了一种基于CRC校验的混合纠错HEC方式在FPGA和PC机串口通信中的具体实现方法,并将其应用到CAPS精码实时串口数据采集系统中,结合工程实践提出了一种FPGA和PC机之间串口实时
期刊
串口通信
混合纠错
循环冗余校验
现场可编程门阵列(FPGA)
Serial communication
HEC
CRC
FPGA
与本文相关的学术论文