基于FPGA的数字频率计的设计

来源 :电子质量 | 被引量 : 0次 | 上传用户:wik2pwerq32
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
用硬件描述语言VHDL对频率计系统进行设计,此程序在EDA软件平台Max+plusⅡ上编译仿真后,制作出其硬件电路板,再将程序下载到FPGA模块中实现。硬件设计中只需一个下载芯片EP2C5,剩余皆是输入输出部分,包括时钟和数码管驱动以及发光二极管,大大地简化了电路结构的复杂性,又提高了电路的稳定性。
其他文献
该文对基于传统统计模型的蒙汉机器翻译模型和基于神经网络机器翻译模型进行了研究。其中,神经网络翻译模型分别为基于CNN、RNN的翻译模型,并通过将所有翻译模型结果进行句子
在现代数字产品中,IC性能越来越高,数据率越来越高,信号上升时间越来越短,SSN逐渐成为影响产品性能的重要因素之一。该文从高速高密度PCB设计的角度,探讨了高速高密度PCB上SS
该文在介绍一种全新的可靠性指标分配方法的基础上,对电控绞车系统可靠性进行了设计分析,估算出系统的平均无故障工作时间,进一步分配到各个子单元中,分析表明电控绞车的各个