ASIC后端设计中的时序偏差以及时钟树综合

来源 :电子设计应用 | 被引量 : 0次 | 上传用户:a7281423
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
同步设计中,由于时钟网络延时决定了芯片的最大工作速度,所以时钟树需要高精度进行布线.一种重要的时钟网络设计是缓冲器插入.在超大规模集成电路的设计中,为了最小化时钟延时和时钟偏差,缓冲器插入是一种有效的方法.在布局布线流程中,时钟树布线在'时钟树综合'时由工具自动完成.'时钟树综合'在aplolo里是在布局完成后布线之前做的.
其他文献
本文分析了SoC设计中大电容负载的地址总线低功耗设计方法.利用地址总线零翻转编码和解码技术,有效地减少了SoC地址总线活动,降低了SoC芯片和系统的功耗.同时,应用于实际的So
通过对黑龙江省30 km旧水泥混凝土路面强度的取芯法调查,对旧水泥混凝土路面病害产生的原因进行了分析,目的在于通过对水泥混凝土路面的结构性能监测、评价,为旧水泥混凝土路
本文介绍了一种基于低功耗单片机PIC16F877新型智能二线制热电阻(Pt1000)温度变送器的电路设计,并分析了系统设计的理论依据和软硬件实现方案.
本文介绍了通用厚膜电路自动测试系统的开发技术和实际应用,主要包括系统的组成、特点、工作原理、软硬件设计及测试过程的实现等。