论文部分内容阅读
设计中将硬件系统分为波形信号产生、数据采样处理及单片机最小系统三个部分,首先油FPGA读取AVR单片机产生的两路波形信号,并根据所读取的数据计算待测信号的频率及两路同频信号之间的相位差;其次由89S52与FPGA的握手信号FEN、DSEL的设置将19位周期与相位差数据传送到单片机并处理,处理后由显示模块显示待测信号的频率和相位差。设计中利用通过增加计数脉冲频率和同步测量信号多个周期来提高相位测量精度的方法,提出了一种通过外部芯片高速计数来提高相差的测量精度的措施,利用单片机实现精确测量较宽频带范围信号的相