级联PLL超低噪声精密时钟抖动滤除技术研究

来源 :电子世界 | 被引量 : 0次 | 上传用户:dojo1024
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
时钟是高速数据转换器、卫星数字调制解调等定时、触发的基准,而因为信号源或晶振本身及外部随机噪声、抽样间隔误差波动等引起的时钟抖动则成为影响通信系统中精度和信号质量的关键因素。针对全方位的信号路径系统中的高速全差分运放及高频宽14位模拟/数字转换器的随机及固定时钟抖动,本文具体分析、研究了超低噪声兼时钟抖动滤除技术。研究选用双级联PLLadnum架构,配置高性能压控振荡器(VCXO),很好地实现了降噪和时钟抖动滤除的作用。
其他文献
在集成电路设计中,经常需要用到稳定的参考电压源。带隙基准电压源是模拟电路中重要的模块,它能够提供近似恒定的参考电压,这个电压不随温度、电源电压、工艺的变化而变化。它在
1仁寿县农机化发展存在的问题一是农机化水平低。仁寿县农机总动力69.4万kW,机械化插秧、机收、机播等粮食主要生产环节还基本处于空白。每公顷耕地农机总动力仅仅只有840kW,远
过多的考核指标导致地方政府的工作中心不突出,不仅降低了“一票否决”的效用,还造成了政府工作职能的扭曲。使得政府在资源有限的睛况下,集中地方资源投向与“一票否决”指标相
本设计需要使用的软件资源比较简单,只需要完成编码器采样部分、键盘控制部分以及显示输出功能。采用STC89C52进行控制比较简单、易控制、可靠性高、抗干扰能力强、精度高且体
本文介绍了使用DSP芯片TMS320F2812的GPIO总线,实现对多路多位开关状态的监测,并结合工程实际应用,进行了硬件电路设计和软件编程。该方法的使用大大节约了芯片的硬件资源,提高了
坚持德才兼备、以德为先,按照信念坚定、为民服务、勤政务实、敢于担当、清正廉洁的要求,努力做到选贤任能、用当其时、知人善任、人尽其才,把符合首都发展需要的好干部及时发现出来、合理使用起来。下决心整治所谓的“关系网”“潜规则”。干部怎么用,由组织部门考察,听取群众意见,党委集体决定,按程序办。谁再打招呼、递条子,就要曝光,让大家来监督。对违反组织人事纪律的决不放过,对跑官要官、买官卖官的决不姑息,发现