并行流水结构的RS(255,233)译码器设计与实现

来源 :单片机与嵌入式系统应用 | 被引量 : 0次 | 上传用户:zhouqiuhe1
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了RS(255,223)码及其译码原理,基于修正欧几里德(Modified Euclidean,ME)算法提出了一种并行流水结构的硬件译码方案。按照自顶向下的设计流程划分模块,详细论述了各个子模块的设计过程,并给出了该结构的FPGA实现。相比现有的一些结构,该结构以较小的硬件资源代价,在相同时钟下数据吞吐率提高8倍,且大大降低了译码延迟。
其他文献
系统描述了数量性状基因座位作图的统计方法--单个遗传标记QTL之间重组了最大似然估计法,并将LOD值与似然比检验相结合,应用于重组率估值及连锁强度的显著性检验,编写了可在微型机上运行
【正】各位代表:现在,我代表省人民检察院向大会报告工作,请予审议,并请各位政协委员和其他列席人员提出宝贵意见。"十二五"开局之年的检察工作2011年是中国共产党成立90周年
在F分布基础上,导出了单一环境因素下双因素巢式和交叉式交配设计(NCI和NCⅡ)中,根据反裔平均数估计遗传力(h1,h2,h3,h4)的概率分布密度函数;在概率分布密度函数的基础上,给出了确定检验相应遗传力的假
采用鸭源贝氏隐孢子虫卵囊经口感染珍珠鸡和雉鸡,感染后的4 ̄30天和4 ̄25天,分别在珍珠鸡和雉鸡的粪便中检出卵囊。贝氏隐孢子虫在珍珠鸡和雉鸡的喉头、气管、支气管、法氏囊和泄殖腔的粘
凌力尔特公司(Linear Technology Corporation)推出双通道高性能RF混频器LTC5569。该器件兼有26.8dBmIIP3(输入3阶截取)、每混频器300mW功率和宽工作频率覆盖范围,以满足多模式4GRR
处理器之间快速、正确的通信是构建多处理器系统的关键。本文以MPC860T与TMS320VC5402为例,讨论了双处理器系统通过DSP的HPI口进行通信连接的硬件和软件设计方案。这类双处理
【摘 要】随着现代科学技术和信息技术的发展与进步,教育体制改革的不断深入,对中小学教育的信息化发展也有了新的要求。电化教学方式是一种新型的信息化教学模式,通过在中小学的教学过程中将电化教学与信息技术相结合,不仅能够增强学生们的现代化信息技术意识,还有能够增强学生们的创新能力,培养创新型人才和高素质人才。因此,本文将针对如何在中小学学科教学中将电化教学与信息技术相结合,提出整合对策。  【关键词】电
福建省人民代表大会常务委员会:根据省十三届人大常委会第二次会议决定,省十三届人大一次会议期间陈展弘等10名代表提出的“关于制定?福建省地方立法评估工作规定?的议案”(
在HFC网络回传通路各类噪声中,输入噪声占有相当大的比重.本文将输入噪声抽象为一种窄带干扰,从数字信号处理的角度对其采取非线性抑制措施,并把归一化FTF算法运用到了该干扰
据南方稻区水稻区域试验资料分析,“七五”早中熟早籼、中熟早籼、中籼、,晚籼和晚粳参试品种平均相对产量分别为102.5、105.3、96.0、0.97和103.0,与“六五”相比,平均相对产量早中熟早籼,中熟早籼和中籼