论文部分内容阅读
数字电路设计中,存在着复杂的分布电容和引线电感,信号通过组件甚至导线,都会产生延迟,在输出端可能会出现不是原来所希望的输出.对于组合逻辑电路来说,虽然这种错误的输出是暂时的,信号稳定后错误会消失,但仍会引起工作的不可靠.为避免这种现象,给出了Haar函数归一化的一种方法以及在变量数<6时用h系数图判断组合逻辑电路险象的方法,该方法具有简单、直观的特点.