基于FPGA的二取二总线数据比较器

来源 :电子产品世界 | 被引量 : 0次 | 上传用户:hello_tyj
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于FPGA的二取二总线数据比较器实现联锁逻辑运算的两块CPU板总线数据的实时校核,在两务总线数据比较一致且总线数据的CRC校核通过时两个FPGA分别输出互为反相的动态脉冲,板上驱动电路输出信号控制板外供电继电器对联锁系统驱动单元供电,否则通过停止输出动态脉冲在50ms内切断供电继电器,出现校核错时FPGA将比较不一致的两个数据及在对应数据包中的位置等信息反馈给对应CPU板,便于故障分析通过监测回读信号实现板上驱动电路的实时检测,在驱动电路出现硬件故障时可导向安全。该比较器遵循EN50128,EN5012
其他文献
为了方便学生使用中文或英文说出学号与名字登录注册系统,设计了中英文数字语音登录系统。采用MFCC(Mel频率倒谱系数)作为语音特征参数,在隐马尔可夫模型HMM(Hidden Markov Model)
流言:减肥是现代人百谈不厌的话题,最近有不少网友提出了减肥的“金科玉律”:晚上8点后再吃东西就会长胖,睡前3小时不能吃东西,否则会导致脂肪堆积、胃病等。这些说法可信吗?真相:科
本文介绍了MPEG音频编解码器及其应用,并展现现代音频编码方案最成功的创建者Fraunhofer IIS。
本设计在最新的TIOMAP3平台上实现分布式多视角目标跟踪算法。系统由多个摄像头及相应的处理部分组成,各个摄像头分别独立地采集图像数据并进行跟踪。本设计构造了分布式目标