论文部分内容阅读
主要介绍基于FPGA的脉冲雷达高度表串行高度数据接收/显示模块的设计。在系统讨论异步串行高度数据接收/显示模块的内部结构的基础上,提出了以不恢复余数除法为基础的BIN码到BCD码的转换算法,并构造了以移位、加/减法为基础的阵列除法器。该算法速度快,逻辑简单,非常适合实时性要求较强的场合。最后通过仿真波形验证其内部时序的正确性。