论文部分内容阅读
在分析TDICCD器件驱动时序关系的基础上,设计了积分时间和级数分别可调的驱动时序发生器。作为卫星上的有效载荷,TDICCD成像系统可以根据不同的光照条件及探测分辨率的需求,选择不同的积分时间和级数,提高成像系统的灵敏度和信噪比。选用现场可编程门阵列(FPGA)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行硬件描述,采用QuartusⅡ对所设计的驱动时序发生器进行了仿真。系统测试结果表明,所研制的驱动时序发生器可以满足高分辨率TDICCD相机的驱动要求。