论文部分内容阅读
为解决大针数电子提花机控制器的花型数据传输速度问题,采用FPGA作为处理器,并在FPGA内嵌入NiosⅡ/f软核系统,应用软硬件协同设计。NiosⅡ/f软核系统是将NiosⅡ/f软核处理器、SDRAM控制器、EPCS控制器、SPI控制器I、O口控制器、PIO内核及电子提花机控制器所需的其它模块集成在一起并给出花型数据传输的硬件电路设计。此设计有效解决了花型数据传输速度的瓶颈问题。