SOC中多片嵌入式SRAM的DFT实现方法

来源 :电子元器件应用 | 被引量 : 0次 | 上传用户:aiqi527927
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
多片嵌入式SRAM的测试一般由存储器内建自测试MBIST设计来完成。为了迎接多片SRAM的测试给DFT设计带来的挑战。文中以一款基于SMIC 0.13um工艺的OSD显示芯片为例,从覆盖率、面积、测试时间、功耗等方面分析了多片SRAM的MBIST设计,提出了一种可实现多片SRAM的快速高效可测试设计实现方法。
其他文献
介绍了一种有效抑制纹波的实现方法。并用实验结果表明,采用文中的方案可对DC/DC电源的输出纹波进行有效的抑制,可以改善供电设备的稳定性。
考虑对数凸函数的对数凸性,针对对数凸函数的几何平均,利用对数凸函数的Jensen不等式,应用定积分的定义,通过定积分运算,得到了对数凸函数的几何平均型Hadamard不等式,并给出