接收器中并行数据与字节时钟同步的电路设计

来源 :电子科技 | 被引量 : 0次 | 上传用户:zhqimin
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在串并转换接收器中,并行数据在字节时钟的作用下并行输出。如何保证同一时刻输出的并行数据属于同一个字节,即并行数据与字节时钟的同步,是串并转换接受器中的一个关键问题。根据串并转换电路可以使用移位寄存结构,字节时钟可以在串行时钟的基础上使用计数器得到,而计数器又模可变的特点,设计了一种在数据的串并转换中进行并行数据与字节时钟同步的电路,经过理论分析与软件仿真,证明电路性能良好可行。
其他文献
传统的CMOS图像传感器采用3T像素结构,但由于自身结构的关系,整体性能难以满足较高的要求,4T像素结构应运而生,它比3T像素有更小的噪声,更好的性能;同时要求控制部分更加复杂
简述软件无线电中抽取滤波器的原理与结构,分析并比较了多种抽取滤波器的性能,最后给出了在FPGA中的最佳实现方法。
介绍了用于心电、心音、胸阻抗信号测量的3道生理信号检测仪的硬件电路设计,描述了3种信号的调理电路、串行A/D转换及FPGA电路,调理电路设计充分考虑了防止共模干扰和工频干扰,并提高了电路的共模抑制比。采用FPGA完成数字电路部分控制,连接键盘、彩色液晶屏作为人机交互设备。实测表明,系统工作稳定,性能良好。
提出了一种采用现场可编程门阵列器件(FPGA)设计FIR数字滤波器的方案,利用MATLAB软件对滤波器的系数量化进行了计算和仿真,对用VHDL语言描述的滤波器进行综合和仿真,结果能够达到
重点分析了噪声对系统产生的影响,并提出了对噪声注入裕量NIN和基站噪声的增加量ROT的折中的相应解决方案.