论文部分内容阅读
数字存储器可以完成数据采集、数据存储等功能,具有很广泛的应用前景。论述了以Ahera高性能FPGA—EPC3c40F48417为核心处理器的高速信号数字存储系统的硬件设计原理以及基于FPGA的数字存储系统硬件设计实现技术。详细阐述了系统架构以及各功能模块,给出了各模块硬件外围接口的连接图,重点分析了DDR2接口电路设计中的几个关键问题,并结合实际设计中遇到的问题给出了解决方法。该数字存储系统可以用于高速宽频信号的存储等方面。