论文部分内容阅读
为了实现对条码的在线采集,对采集对象进行实时检测和进一步处理,基于FPGA芯片,利用Verilog语言采用自顶向下的设计方法对图像采集电路进行了设计。图像采集单元与上位机之间通过UART进行通信,通过编码器的控制实现对条码的图像采集。其中,使用硬件描述语言对于CCD和AD芯片驱动时序的实现方法进行了设计。经过平台调试,结果表明:基于FPGA的图像采集电路实现了图像的实时采集,为提高条码的检测速度和效率提供了保证。