论文部分内容阅读
针对电路后仿中大规模、多端口RC矩阵在降阶时非零元会显著增加,导致降阶系统处理时间大幅上升的问题,提出了寻找最优剩余节点数,使降阶后的网络求解速度达到最优的算法.首先采用统计建模的方法得到RC网络求解时间与节点数、非零元数的近似关系;然后在对实际电路进行模型降阶时用节点消去法快速得到剩余节点数与非零元的关系,从中选出最优的剩余网络节点数并根据它实施模型降阶.实验结果表明,采用该策略得到的降阶网络不造成精度损失,且使电路求解速度比已有方法快2~5倍.