论文部分内容阅读
针对生物医学成像设备的高分辨率、高采样率、低功耗、抗噪声等要求,设计了一种64通道,高精度,具有自校准功能的时间数字转换(TDC)电路.双Gray码计数器实现10bit"粗"计数,基于延迟锁相环(DLL)阵列的多采样技术实现8bit"细"时间的精确测量.64个通道共用一个深度为32字的异步先进先出(FIFO)单元存储时间信息.采用SMIC0.18μm CMOS低压工艺实现电路.时间精度范围是71~143ps,动态范围是10~20μs,微分非线性误差DNL=0.8LSB,积分非线性误差INL=0.3LSB.