论文部分内容阅读
设计了一种基于复杂可编程逻辑器件(CPLD)的固相时间分辨荧光免疫分析仪的高速数据采集系统。采用将荧光寿命(从几百纳秒到十几个毫秒)分成13个区间,在不同的区间选用不同的采样频率的方法解决了采用统一采样频率不能满足精度要求的问题。使用VHDL硬件描述语言设计了CPLD内部逻辑电路,实现了采样时间、延迟时间、采样频率在线设置,具有操作方便,实时性能好等优点。实验结果表明:该系统具有荧光寿命测量和时间分辨荧光谱测量两个功能,采样个数可在1~8192内任意设置,延迟时间可在1~65535μs内调节,分辨率