论文部分内容阅读
数据采集硬件:如何避免缺陷与误差
【出 处】
:
今日电子
【发表日期】
:
2002年11期
其他文献
6月6日,正在筹备的北京华大泰思特半导体检测技术有限公司在京举行了隆重的发起人签字仪式。国家发改委,信息产业部、科技部、解放军总装备部、国家密码委及北京市发改委、市科
介绍一个基于CPLD的DSP高速数据采集系统的设计方案,重点讨论了CPLD在系统中的设计和工作过程,包括数据通信接口设计,采样脉冲信号合成等,系统电路简单,易于实现,由于使用CPLD器件,
正Soneva Kiri(Six Senses旗下度假村品牌)度假村是一个六星级酒店,位于泰国湾的Koh Kood岛屿上。在这个特别的小岛上,荷兰建筑师事务所24Harchitecture设计了一系列生态的标
FPGA的发明者赛灵思公司发布了第四代Virtex产品。Virtex-4采用革命性的ASMBL(Advanced Silicon Modular Block)架构,据称是全球第一个包括多个面向特定领域平台的FPGA系列产
创造良好的声学条件是演播室声学设计的关键。通过对河源广播电视中心电视演播室声学设计的介绍,强调建筑设计与声学设计之间的相互配合,提供了在资金有限条件下电视演播室声
通过对成都天府国际金融中心超高层项目的参数化设计过程介绍,分析参数化设计在设计过程各个阶段的作用,揭示几何学在参数化设计过程中的重要作用。
<正>2002年上半年我国集成电路产业出现了强劲增长的趋势,据CCID微电子研究所对国内主要集成电路制造企业的统计,2002年1—6月份我国集成电路总产量达到26亿块,总销量达到26.
介绍了同济大学嘉定校区机械工程学院从建筑概念构思、空间形态演变再到具体施工建成的整个过程。设计从学科特色进行概念的提炼,用切片化的建筑手法对建筑的空间形态进行演
概述我们知道,实时时钟IC一般把它产生的时间信号传递给微处理器等一类器件,作为它们的时钟信号.通常,由频率为32.768kHz晶振产生时钟信号,将该时钟信号进行1/215分频后形成