一种集成在DC-DC芯片中的电荷泵锁相环设计

来源 :电子科技 | 被引量 : 0次 | 上传用户:zhang506079845
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种集成在DC-DC芯片中的电荷泵锁相环。其中鉴频鉴相器(PFD)在传统的D触发器结构的基础上增加了复位延迟电路的延迟时间,减小了鉴相“死区”;电荷泵采用充放电电流对称的源极开关结构,解决了电流失配和电荷注入作用的影响;另外,设计了一种可编程的由D触发器构成的分频器电路。基于CMOS工艺,采用Cadence仿真软件对其进行仿真,结果表明该电荷泵锁相环在锁定时间、频率范围、相位抖动等方面均达到了指定的性能需求,且工作特性较好。其性能指标是:电源电压2.4 V,频率调节范围250-750 k Hz,锁定
其他文献
二战后,英法美在南太平洋地区进行了大量的核试验,对于该地区脆弱的生态环境造成严重威胁。1973年,新西兰工党政府在国内和平反核运动的推动下,首次提出了南太平洋无核区的概