论文部分内容阅读
为了评测计算机系统及其外设的可靠性,研究了PCI总线的拓扑结构和电气规范,分析了传统硬件嵌入式故障注入方法在PCI总线上的局限性,提出了一种新的基于PCI-to-PCI桥接IP(intellectualproperty,知识产权)核和FPGA技术的嵌入式故障注入方案,解决了PCI总线故障注入中的时延难题,可以向总线上的主设备和从设备注入多种类型的故障。设计了故障注入器的硬件结构和FPGA逻辑,分析了开发PCI故障注入器时需要注意的问题。针对一个典型的PCI外设进行了故障注入实验,结果表明,该方案是可行的,