论文部分内容阅读
在SOC系统级芯片中,存储器占有很重要的地位.随着电路频率的提高,存储器的读写操作速度也要求相应的加快.SRAM中的灵敏放大器通过检测位线上的微小变化并放大到较大的信号摆幅以减少延时,降低功耗.本文提出了一种两级串联结构的SRAM高性能灵敏放大器的设计方法,降低了对信号的反应时间,提高了抗干扰能力,适应高频电路的读写操作.