论文部分内容阅读
结合FPGA内部资源特点,提出一种高速高阶FIR滤波器设计的改进算法。首先,分析了FIR滤波器的基本结构模型,对应的响应速率,以及占用资源情况等。其次,利用FPGA内部查找表易于实现分布式算法的特点和寄存器易于实现流水操作的特点,提出了一种在FPGA中实现高速高阶FIR滤波器的加流水操作的并行分布式算法,并且评估引入流水操作后FPGA内部的资源消耗。最后,通遮ISim仿真分析响应速率,通过MATLAB仿真验证算法的可行性: