论文部分内容阅读
本文通过一个实例,简要地介绍了我们怎样利用MATLAB Simulink这一通用的数学工具软件包,把描述硬件逻辑电路行为或结构的Verilog模块,通过Verilog PLI(编程语言接口),融合到一个统一的仿真环境中,来提高电路仿真水平的有益探索。本文可以使读者对如何在现有软件工具的基础上,开发和扩展复杂电路系统高级仿真环境的技术细节有所了解。