论文部分内容阅读
测试生成器TPG(Tesl Panern Generation)的构造是BIST(Built—In Self-Test)测试策略的重要组成部分。文章结合加权伪随机测试原理及低功耗设计技术,提出了一种基于低功耗及加权优化的BIST测试生成器设计方案。它根据被测电路CUT(Circuit Under Test)各主输入端口权值构造TPG,在对测试序列优化的同时达到降低功耗的目的。仿真结果验证了该方案的可行性。