论文部分内容阅读
根据HyperTransport I/O Link Specification Revision3.00协议,基于现场可编程门阵列器件设计实现了超传输协议(Hy-per Transport,HT)的端设备(Cave)接口。给出了8位HT Cave接口的体系结构,包括物理层、同步对齐层和协议层。该接口实现了收发全双工3个虚通道设计,解决了HT链路与HTCore内部总线的位宽匹配对齐问题,设计实现了用于HT包解析处理的主要部件PPE。HT Cave的用户接口为Atlantic接口。基于Altera FPGA实