论文部分内容阅读
本文是结合国防科大微电子所项目要求对X-DSP处理器中ALU的加法器设计进行了详细论述,回顾了经典的加法器算法,提出了包含进位选择和超前进位两种思想的等延时结构,对40位全定制加法器的算法进行了改进。本文的研究成果包括如下一些方面:以跳跃进位加法器为基础,对加法器的低16位附加一条超前进位连来减小进位延迟时间;在分析ALU的结构基础下,对ALU采用了并行结构,使ALU可以工作在双16位模式下;通过模块分析,将数字运算控制与逻辑运算控制整合在一起,减少了芯片面积,提高了运算速度。完成设计后,通过使用SIMV