论文部分内容阅读
为解决基于微处理器技术的核电厂安全级数字化仪控系统(DCS)中软件共因故障(CCF)的问题,通过多样性手段避免当未能紧急停堆的预计瞬态(ATWS)发生或反应堆保护系统(RPS)因CCF导致丧失安全功能的风险,本文设计了一种基于现场可编程逻辑门阵列(FPGA)技术的核安全级DCS系统平台,并以核电厂中RPS为实例测试验证平台的功能性能.结果表明:基于FPGA的核安全级DCS系统平台在可用性、适用性和可靠性等方面都满足核电厂安全级数字化仪控系统的要求.