论文部分内容阅读
通过研究Σ-Δ小数分频PLL输出的杂散特性,提出使用不断变化的时钟参考频率可以实现宽频带频率合成器的低杂散性能。还使用了DDS作为可变参考源,克服了DDS输出频带受到限制且宽带SFDR差的缺点,且避开了小数分频因其固有鉴相频率谐波以及次谐波边带杂散性能较差的区域。实现了1.5-3GHz全频带杂散优于-80d Bc的频率合成器设计。