论文部分内容阅读
提出了一种适用于跳频通信的高速PLL频率合成器,并给予了实现。由于以往的PLL环路采用了低通滤波器,所以很难实现高速换频。与此不,本PLL环路采用了不需要低通滤波器的取样保持型相位比较器。在换频时,对PLL环路给出实始值,实现输出频率高速捕获。而对应各频率的初始值可利用跳频通信载波跳变的周期性,根据与前一周期同一频率在PLL稳定状态的相位差获得。最后以实验验证了所提方法的正确性。根据本方法可把换频