论文部分内容阅读
设计并实现了一种适用于AVS高清解码器的环路滤波器。该结构利用将水平边和竖直边相邻块数据分开存储的方法,以及流水线的滤波操作,加快了环路滤波器的处理速度,提高了工作频率。利用片内SRAM部分数据自更新的方法,减少了数据的传输。该VLSI实现采用0.18μm CMOS工艺综合的最高工作频率为167MHz,电路规模约36k等效逻辑门(舍片内SRAM)。仿真结果显示,设计的环路滤波器能够对AVS高清视频(1280×72060帧/s)进行实时的环路滤波。该环路滤波器可用于AVS高清实时解码器芯片中。