论文部分内容阅读
研究并设计了一种高速高精度的虚拟数字存储示波器。采用理论分析和数值仿真的方法研究了凋理电路噪声和采样时钟相位噪声对A/D动态性能的影响,以此为指导设计出了独立双通道100MSPS采样率、10位垂直分辨率的虚拟数字存储示波器。研究表明,凋理电路的噪声和采样时钟的相位噪声会对系统的动态性能产生严重影响,实验还发现,凋理电路的谐波失真也是降低系统动态性能的重要因素,因而在高速高精度数据采集系统中应该选择低噪声和低谐波失真的器件,同时需要优化PCB设计。