论文部分内容阅读
传统三相锁相环的设计方法占用资源多,开发效率低下,针对这一特点,该文在DSP Builder环境下实现了三相锁相环的设计。在Simulink环境下进行建模仿真后,利用Signal Compiler模块将MDL文件直接转化为可综合的硬件描述语言,整个过程无须人工编程。最后,将HDL代码下载到FPGA芯片上进行实物验证。结果表明,此三相锁相环可以快速实现精确锁相,验证了该设计方法的可行性和有效性。