论文部分内容阅读
在直接数字频率合成器(DDS)的基础上,利用现场可编程门阵列(FPGA)设计一款数字移相正弦信号发生器,并通过Altera公司的DE2开发板来验证.在输入环节加入一个数据锁存器,用“软设置”替代“硬设置”,同时在ROM的验证中只采样正弦波的正上半周,来代替整个周期的采样,以降低系统的设计规模,减少系统对逻辑资源的需求.最后,绘制数字移相正弦信号发生器的顶层电路图,在QUARTUS6.0软件中进行仿真和硬件验证结果.