论文部分内容阅读
本文主要研究傅利叶变换(后简称FFT)算法实现的问题。在传统的利用DSP实现FFT的方法中,主控器的数据吞吐量小,存储器资源不够,速度慢,难以达到FFT实时性的要求。为解决这些问题,本文提出了一种直接调用Altera公司的FFT知识产权核(IPCore)来实现1024点FFT的方法。通过对FFT核模块、状态机控制模块、存储器以及其他外部控制电路的研究设计,实现了10位的1024点FFT运算。利用现场可编程门阵列(后简称FPGA)丰富的内部资源和FFT IPCore的灵活性,简化了FFT算法实现的设计流程。